> 资讯> 正文

智原持续布局视频接口IP 全面涵盖联电55纳米至22纳米工艺

2024-07-23 作者:互联网

ASIC设计服务暨IP研发销售厂商智原科技﹝Faraday Technology Corporation,TWSE:3035﹞今日宣布,其高性价比的MIPI D-PHY 和V-by-One PHY IP已经全面涵盖联电55纳米至22纳米生产工艺。这些高速视频IP解决方案旨在满足AIoT、工业、消费电子和汽车应用的需求,累计出货量已超过1亿颗,量产质量可靠性经过广泛验证。

智原持续为ASIC服务与硅智财授权模式提供优异的视频解决方案,其最新推出的22纳米 MIPI D-PHY IP可以在0.8V电压低功耗模式下工作,较前一代28纳米产品,功耗降低12%,面积减少10%。该IP支持多条数据传输速率为80Mbps至2.5Gbps/条的高帧率视频传输,提供可定制的组合IO接口以适配各种视频RX接口,并提供灵活的数据和时钟线配置,满足不同设备接口的需求。

智原的22纳米V-by-One HS PHY IP接收端均符合V-by-One HS V1.4/1.5标准,支持每通道600Mbps至4Gbps的数据传输速率; 可以在 0.8V电压低功耗模式下工作,较前一代28nm产品功耗降低20%,面积减少30%。此外,该IP支持数据混淆与CDR(时钟数据恢复)等功能,有效解决讯号扭曲(skew)的问题并降低了电磁干扰(EMI)的影响。

智原科技营运长林世钦表示:“智原持续投入高速视频接口解决方案,提供面向应用的设计服务,包含多通道配置与组合IO接口解决方案等IP客制化服务,以及协助客户将设计无缝移植至其他工艺。作为领先的ASIC设计服务和IP解决方案供应商,智原旨在帮助客户简化其研发工作,加快产品上市时间,掌握商机。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)以提供造福人类、支持永续发展的芯片为使命,发展完整的ASIC解决方案,包含3D先进封装、Arm Neoverse CSS设计、FPGA-Go-ASIC与芯片实体设计服务。同时,智原拥有丰富的硅智财数据库,涵盖I/O、Cell Library、Memory Compiler、Arm-compliant CPUs、DDR/LPDDR、MIPI D-PHY、V-by-One、USB、Ethernet、SATA、PCIe、及可程序设计高速SerDes等数百个IP。